FC2カウンター FPGAの部屋 並列ステレオカメラによる距離の測定3(ZYBO 0 のハードウェア2)

FPGAやCPLDの話題やFPGA用のツールの話題などです。 マニアックです。 日記も書きます。

FPGAの部屋

FPGAの部屋の有用と思われるコンテンツのまとめサイトを作りました。Xilinx ISEの初心者の方には、FPGAリテラシーおよびチュートリアルのページをお勧めいたします。

並列ステレオカメラによる距離の測定3(ZYBO 0 のハードウェア2)

並列ステレオカメラによる距離の測定2(ZYBO 0 のハードウェア1)”の続き。

前回は、V_ZYBO_CAMDS_151 のブロックデザインを今回のプロジェクトZYBO_0 に移植した。
今回は、ZYBO_0 にXGA 解像度のビットマップ・ディスプレイ・コントローラを追加して、HDMIポートに接続する。

最初に、bitmap_disp_cntrler_axi_master_1 をブロックデザインに追加した。
StereoCam_15_151116.png

bitmap_disp_cntrler_axi_master_1 をダブル・クリックして、Resolution を XGA に変更した。
StereoCam_16_151117.png

FCLK_CLK1 (25MHz)をbitmap_disp_cntrler_axi_master_1 の clk25 に接続した。
StereoCam_17_151117.png

Run Connection Automatin をクリックすると、ダイアログが表示された。
bitmap_disp_cntrler_axi_master_1 のM_AXI をS_AXI_HP2 に接続した。
StereoCam_18_151117.png

bitmap_disp_cntrler_axi_master_1 の s_axi_lite は M_AXI_GP0 に接続した。
StereoCam_19_151117.png

bitmap_disp_cntrler_axi_master_1 の M_AXI と s_axi_lite が接続されたが、ARESETN が接続されていない。
StereoCam_20_151117.png

ARESETN を接続した。
StereoCam_21_151117.png

HDMI ポートと bitmap_disp_cntrler_axi_master_0 との接続を切って、bitmap_disp_cntrler_axi_master_1 に接続した。
StereoCam_22_151117.png

レイアウトを再生成した。
StereoCam_23_151117.png

Address Editor を下に示す。
StereoCam_27_151117.png

ブロックデザインのウインドウのフロートを解除して、ブロックデザインをセーブした。
StereoCam_24_151117.png

Source ウインドウで、ZYBO_0 ブロックデザインを右クリックし、右クリックメニューから、Create HDL Wapper... を選択して、トップのZYBO_0_wapper.v を生成した。
StereoCam_25_151117.png

Source ウインドウで Add Source して、ZYB_0.xdc を生成し、V_ZYBO_CAMDS_151 の制約をコピーした。
StereoCam_26_151117.png

論理合成、インプリメント、ビットストリームの生成を行った。
StereoCam_28_151117.png

タイミングエラーが出ている。

Project Summary を示す。
StereoCam_29_151117.png
  1. 2015年11月17日 04:57 |
  2. ZYBO
  3. | トラックバック:0
  4. | コメント:0

コメント

コメントの投稿


管理者にだけ表示を許可する

トラックバック URL
http://marsee101.blog19.fc2.com/tb.php/3311-ae4552a6
この記事にトラックバックする(FC2ブログユーザー)